[:zh]
第一章 单元测试
1、单选题:
完整的计算机应包括( )。
选项:
A:运算器、存储器、控制器
B:主机和实用程序
C:配套的硬件设备和软件系统
D:外部设备和主机
答案: 【配套的硬件设备和软件系统 】
2、单选题:
计算机的性能指标不包括( )。
选项:
A:CPU性能指标
B:I/O吞吐率
C:指令的使用频率
D:存储器性能指标
答案: 【指令的使用频率 】
3、单选题:
关于计算机多级层次结构的描述不正确的是( )。
选项:
A:计算机采用多级层次结构的好处是为设计良好的计算机系统结构,提供了一种分级的观点和帮助
B:在计算机多级层次结构中,下层是上层的基础,上层是下层的扩展
C:在计算机多级层次结构中,每一级上都能进行程序设计,无需下面各级的支持
D:计算机采用多级层次结构的好处是为了解计算机的组成,提供了一种好的结构和体制
答案: 【在计算机多级层次结构中,每一级上都能进行程序设计,无需下面各级的支持 】
4、多选题:
系统程序用来简化程序设计,简化使用方法,提高计算机的使用效率,发挥和扩大计算机的功能和用途,它包括:( )。
选项:
A:语言类程序
B:操作系统
C:数据库管理系统
D:各种服务性程序
答案: 【语言类程序;操作系统;数据库管理系统;各种服务性程序】
5、多选题:
计算机系统是一个由硬件、软件组成的多级层次结构,它通常由微程序级、( )、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。
选项:
A:硬件级
B:一般机器级
C:操作系统级
D:汇编语言级、
答案: 【一般机器级;操作系统级;汇编语言级、】
第二章 单元测试
1、单选题:
在定点运算器中,无论采用双符号位还是单符号位,必须有哪种电路,它一般用什么器件来实现?( )
选项:
A:移位电路 与或非门
B:编码电路 或非门
C:译码电路 与非门
D:溢出判断电路 异或门
答案: 【溢出判断电路 异或门】
2、单选题:
补码加法运算中,下列()说法是错误的。
选项:
A:符号位的进位舍弃
B:参加运算的操作数是补码,运算结果是和的补码
C:符号位和数值位一起参加运算;
D:符号位不参加运算;
答案: 【符号位不参加运算;】
3、单选题:
采用单符号位法进行溢出检验时,符号位的进位Cf和最高数值位的进位C0,CfC0在下列哪几种情况下会发生溢出?( )
选项:
A:
01
B:
00
C:
发生溢出
D:
11
答案: 【
01
】
4、单选题:
下列对行波进位加法器的描述中,( )是错误的。
选项:
A:行波进位加法器是串行进位的
B:行波进位加法器操作数运算位数越多,运算时间越长
C:行波进位加法器操作数运算位数的多少基本不影响运算时间
D:行波进位加法器不仅可以实现加法运算还可实现减法运算
答案: 【行波进位加法器操作数运算位数的多少基本不影响运算时间】
5、多选题:
为了运算器的高速性和控制的简单性,采用了( )等并行技术措施。
选项:
A:先行进位
B:阵列乘除法
C:流水线
D:指令预取
答案: 【先行进位;阵列乘除法;流水线】
6、单选题:
在机器数( )中,零的表示形式是唯一的。
选项:
A:
反码
B:
原码
C:
补码
D:
移码
答案: 【
补码
】
7、单选题:
下列间接补码阵列乘法器描述错误的是( )。
选项:
A:
间接补码阵列乘法器既适用于原码乘法,也适用于间接的补码乘法
B:
间接补码阵列乘法器是并行乘法器
C:
间接补码阵列乘法器有两个算前求补和一个算后求补
D:
间接补码阵列乘法器符号位直接参加运算
答案: 【
间接补码阵列乘法器符号位直接参加运算
】
8、单选题:
下列( )步骤不包含在浮点加法运算操作中。
选项:
A:
阶码求和
B:
结果规格化
C:
0 操作数的检查
D:
舍入处理
答案: 【
阶码求和
】
第三章 单元测试
1、单选题:
下列说法不正确的是( )。
选项:
A:半导体存储器只能按某种顺序来存取,磁带中任何存储单元的内容都能被随机存取
B:半导体存储器的存取时间和存储单元的物理位置无关,磁带的存取时间和存储单元的物理位置有关
C:半导体存储器中任何存储单元的内容都能被随机存取,磁带只能按某种顺序来存取
D:半导体存储器属于随机存储器,磁带属于顺序存储器
答案: 【】
2、单选题:
下面关于DRAM存储位元描述不正确的是( )。
选项:
A:DRAM的存储元是由一个MOS晶体管和电容器组成的记忆电路
B:DRAM的存储元是一个触发器,它具有两个稳定的状态
C:电容器上的电荷量来体现所存储的信息
D:DRAM的读操作通常伴随着刷新操作
答案: 【】
3、多选题:
SRAM和DRAM的优点是( ),缺点是断电后不能保存信息。
选项:
A:价格低廉
B:可靠性高
C:非易失
D:体积小
答案: 【】
4、多选题:
下列( )属于并行存储器结构。
选项:
A:多模块交叉存储器
B:SRAM
C:DRAM
D:双端口存储器
答案: 【】
5、多选题:
下列关于cache的描述,( )是正确的。
选项:
A:指令cache与数据cache分设体系
B:cache是为了解决CPU和主存之间速度不匹配而采用的一项重要的硬件技术
C:cache已发展为多级cache体系
D:cache是一种高速缓冲存储器
答案: 【】
6、单选题:
存储器通常采用读/写互锁逻辑是指( )。
选项:
A:
先写后读
B:
先读后写
C:
读/写不能同时进行
D:
读/写能同时进行
答案: 【
】
7、单选题:
磁盘的每个记录块由( )组成。
选项:
A:
空白段、序标段、数据段、校验字段
B:头部空白段、序标段、数据段、校验字段
C:
序标段、数据段、校验字段
D:
空白段、数据段、校验字段
答案: 【
】
第四章 单元测试
1、单选题:
关于指令系统的性能要求,下列哪项描述是不正确的( )。
选项:
A:规整性包括指令系统的对称性、匀齐性、指令格式的一致性
B:完备性是指用汇编语言编写各种程序时,指令系统直接提供的指令足够使用,而不必用软件来实现
C:有效性是指利用该指令系统所编写的程序能够高效率地运行
D:指令系统应满足完备性、有效性、规整性、兼容性这四个方面的要求
答案: 【】
2、单选题:
下列关于指令字长度的描述哪项是正确的( )。
选项:
A:多字长指令的缺点是必须两次或多次访问内存以取出一整条指令,降低了CPU的运算速度,又占用了更多的存储空间
B:指令字长度与机器字长无关
C:等长指令字结构的缺点是指令译码存在难度,指令的控制较复杂
D:变长指令字结构的缺点是信息冗余大,占用存储空间多
答案: 【】
3、单选题:
下列关于指令助记符的描述不正确的是( )。
选项:
A:指令助记符转换成与它们相对应的二进制操作码,才能被计算机识别
B:指令助记符的命名不需要规则
C:指令助记符是为了便于书写和记忆而设定的、与机器指令一一对应的英文缩写码
D:在不同的计算机中,指令助记符的规定是不一样的
答案: 【】
4、单选题:
下列关于操作数基本寻址方式的描述中正确的是( )。
① 变址寻址的实现程序块的规律性变化
② 基址寻址的目的在于扩大寻址能力
③ 相对寻址的好处是程序员无须用指令的绝对地址编程
④ 相对寻址实质是间接寻址,基址寻址和变址寻址属于偏移寻址
⑤ 段寻址实质是变址寻址
选项:
A:①②③
B:①②③④
C:②③④⑤
D:①②③④⑤
答案: 【】
5、多选题:
RISC指令系统是目前计算机发展的主流,也是CISC指令系统的改进,它的最大特点是:( )。
选项:
A:指令条数少
B:指令长度固定
C:只有取数指令访问存储器,其余指令的操作均在寄存器之间进行
D:指令格式和寻址方式种类少
答案: 【】
第五章 单元测试
1、单选题:
下面哪一项是CPU的首要任务?
选项:
A:操作控制
B:指令控制
C:时间控制
D:数据加工
答案: 【】
2、单选题:
以下有关运算器的描述,( )是正确的。
选项:
A:只做加法运算
B:只做逻辑运算
C:只做算术运算
D:算术运算与逻辑运算
答案: 【】
3、单选题:
关于方框图语言,下面哪种说法错误?
选项:
A:菱形符号代表某种判别或测试
B:“~”代表公操作
C:一个方框代表一个CPU周期
D:一个判别或测试单独占用一个CPU周期
答案: 【】
4、多选题:
RISC CPU是继承CISC的成功技术,并在克服CISC机器缺点的基础上发展起来的。RISC机器的三个基本要素是:( )。
选项:
A:CPU配备大量的通用寄存器
B:强调指令流水线的优化
C:一个有限的简单指令集
D:开发的程序代码短
答案: 【】
5、多选题:
下列描述RISC机器和流水CPU的关系,( )是正确的。
选项:
A:RISC机器一定是流水CPU
B:奔腾CPU是流水CPU,奔腾机是CISC机器
C:流水CPU一定是RISC机器
D:流水CPU不一定是RISC机器
答案: 【】
6、单选题:
异步控制常用于( )作为其主要控制方式。
选项:
A:
微型机的CPU中
B:
硬布线控制器中
C:
在单总线结构计算机中访问主存与外围设备时作为其主要控制方式
D:
微程序控制器中
答案: 【
】
7、单选题:
比较水平型微指令和垂直型微指令,下列说法错误的是( )。
选项:
A:
由水平型微指令解释指令的微程序,有微指令字较短而微程序长的特点。
B:
水平型微指令执行一条指令的时间短,垂直型微指令执行时间长
C:
水平型微指令用户难以掌握,而垂直型微指令则比较容易
D:
水平型微指令并行能力强,效率高,灵活性强,垂直型微指令则较差
答案: 【
】
第六章 单元测试
1、单选题:
下列叙述中错误的是( )。
选项:
A:当代总线的趋势是标准总线,与结构、CPU、技术无关
B:当代总线中包含实现总线请求和总线授权的仲裁总线
C:早期总线相当于CPU芯片引脚的延伸和驱动能力的增强
D:当代总线CPU是总线上唯一的主控者
答案: 【】
2、单选题:
下列说法中错误的是的( )。
选项:
A:链式查询仲裁方式对电路故障很敏感
B:链式查询仲裁方式中,离中央仲裁器最近的设备具有最高优先级
C:集中式仲裁需要中央仲裁器,也称总线控制器
D:链式查询仲裁方式优先级控制灵活
答案: 【】
3、单选题:
关于同步定时方式,下列说法错误的是( )。
选项:
A:同步定时各设备采用统一的公共时钟
B:同步定时不需要统一的公共时钟
C:同步定时适用于各功能模块存取时间比较接近的情况
D:同步定时具有较高的传输频率
答案: 【】
4、多选题:
当代的总线标准大都能支持以下数据传送模式:( )。
选项:
A:写后读、读修改写操作
B:广播、广集操作
C:块传送操作
D:读/写操作
答案: 【】
5、多选题:
关于PCI总线的描述,下列( )是正确的。
选项:
A:PCI总线采用同步定时协议和集中式仲裁策略,并具有自动配置能力
B:PCI总线采用同步定时协议和分布式仲裁策略,并具有自动配置能力
C:PCI总线是当前实用的总线,是一个高带宽且与处理器无关的标准总线,又是重要的层次总线
D:PCI总线采用异步定时协议和集中式仲裁策略,并具有自动配置能力
答案: 【】
6、单选题:
下列不属于总线接口功能的是( )。
选项:
A:
程序中断
B:
传送
C:
溢出检验
D:控制
答案: 【
】
第七章 单元测试
1、多选题:
在计算机系统中,CPU对外围设备的管理方式有:( )。每种方式都需要硬件和软件结合起来进行。
选项:
A:通道方式
B:DMA方式
C:程序中断方式
D:程序查询方式
答案: 【】
2、多选题:
关于SCSI与IEEE1394接口的描述,( )是正确的。
选项:
A:串行I/O接口SCSI与并行I/O接口IEEE1394是两个最具权威性和发展前景的标准接口技术
B:SCSI是系统级接口,是处于主适配器和智能设备控制器之间的并行I/O接口,改进的SCSI可允许连接1~15台不同类型的高速外围设备
C:IEEE 1394与SCSI接口相比,它具有更高的数据传输速率和数据传送的实时性,具有更小的体积和连接的方便性
D:并行I/O接口SCSI与串行I/O接口IEEE1394是两个最具权威性和发展前景的标准接口技术
答案: 【】
3、多选题:
DMA方式采用以下三种方法:( )。
选项:
A:DMA与CPU交替访内
B:停止CPU访问主存
C:停止CPU访内
D:周期挪用
答案: 【】
4、多选题:
DMA控制器按其组成结构,分为( )两类。
选项:
A:物理型
B:多路型
C:逻辑型
D:选择型
答案: 【】
5、多选题:
通道有两种类型:( )。
选项:
A:选择通道
B:物理通道
C:虚拟通道
D:多路通道
答案: 【】
6、单选题:
在单级中断系统中,CPU一旦响应中断,则立即关闭( )标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
选项:
A:
中断请求
B:
中断屏蔽
C:
中断允许
D:
中断保护
答案: 【
】
[:en]
第一章 单元测试
1、单选题:
完整的计算机应包括( )。
选项:
A:运算器、存储器、控制器
B:主机和实用程序
C:配套的硬件设备和软件系统
D:外部设备和主机
答案: 【配套的硬件设备和软件系统 】
2、单选题:
计算机的性能指标不包括( )。
选项:
A:CPU性能指标
B:I/O吞吐率
C:指令的使用频率
D:存储器性能指标
答案: 【指令的使用频率 】
3、单选题:
关于计算机多级层次结构的描述不正确的是( )。
选项:
A:计算机采用多级层次结构的好处是为设计良好的计算机系统结构,提供了一种分级的观点和帮助
B:在计算机多级层次结构中,下层是上层的基础,上层是下层的扩展
C:在计算机多级层次结构中,每一级上都能进行程序设计,无需下面各级的支持
D:计算机采用多级层次结构的好处是为了解计算机的组成,提供了一种好的结构和体制
答案: 【在计算机多级层次结构中,每一级上都能进行程序设计,无需下面各级的支持 】
4、多选题:
系统程序用来简化程序设计,简化使用方法,提高计算机的使用效率,发挥和扩大计算机的功能和用途,它包括:( )。
选项:
A:语言类程序
B:操作系统
C:数据库管理系统
D:各种服务性程序
答案: 【语言类程序;操作系统;数据库管理系统;各种服务性程序】
5、多选题:
计算机系统是一个由硬件、软件组成的多级层次结构,它通常由微程序级、( )、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。
选项:
A:硬件级
B:一般机器级
C:操作系统级
D:汇编语言级、
答案: 【一般机器级;操作系统级;汇编语言级、】
第二章 单元测试
1、单选题:
在定点运算器中,无论采用双符号位还是单符号位,必须有哪种电路,它一般用什么器件来实现?( )
选项:
A:移位电路 与或非门
B:编码电路 或非门
C:译码电路 与非门
D:溢出判断电路 异或门
答案: 【溢出判断电路 异或门】
2、单选题:
补码加法运算中,下列()说法是错误的。
选项:
A:符号位的进位舍弃
B:参加运算的操作数是补码,运算结果是和的补码
C:符号位和数值位一起参加运算;
D:符号位不参加运算;
答案: 【符号位不参加运算;】
3、单选题:
采用单符号位法进行溢出检验时,符号位的进位Cf和最高数值位的进位C0,CfC0在下列哪几种情况下会发生溢出?( )
选项:
A:
01
B:
00
C:
发生溢出
D:
11
答案: 【
01
】
4、单选题:
下列对行波进位加法器的描述中,( )是错误的。
选项:
A:行波进位加法器是串行进位的
B:行波进位加法器操作数运算位数越多,运算时间越长
C:行波进位加法器操作数运算位数的多少基本不影响运算时间
D:行波进位加法器不仅可以实现加法运算还可实现减法运算
答案: 【行波进位加法器操作数运算位数的多少基本不影响运算时间】
5、多选题:
为了运算器的高速性和控制的简单性,采用了( )等并行技术措施。
选项:
A:先行进位
B:阵列乘除法
C:流水线
D:指令预取
答案: 【先行进位;阵列乘除法;流水线】
6、单选题:
在机器数( )中,零的表示形式是唯一的。
选项:
A:
反码
B:
原码
C:
补码
D:
移码
答案: 【
补码
】
7、单选题:
下列间接补码阵列乘法器描述错误的是( )。
选项:
A:
间接补码阵列乘法器既适用于原码乘法,也适用于间接的补码乘法
B:
间接补码阵列乘法器是并行乘法器
C:
间接补码阵列乘法器有两个算前求补和一个算后求补
D:
间接补码阵列乘法器符号位直接参加运算
答案: 【
间接补码阵列乘法器符号位直接参加运算
】
8、单选题:
下列( )步骤不包含在浮点加法运算操作中。
选项:
A:
阶码求和
B:
结果规格化
C:
0 操作数的检查
D:
舍入处理
答案: 【
阶码求和
】
第三章 单元测试
1、单选题:
下列说法不正确的是( )。
选项:
A:半导体存储器只能按某种顺序来存取,磁带中任何存储单元的内容都能被随机存取
B:半导体存储器的存取时间和存储单元的物理位置无关,磁带的存取时间和存储单元的物理位置有关
C:半导体存储器中任何存储单元的内容都能被随机存取,磁带只能按某种顺序来存取
D:半导体存储器属于随机存储器,磁带属于顺序存储器
答案: 【】
2、单选题:
下面关于DRAM存储位元描述不正确的是( )。
选项:
A:DRAM的存储元是由一个MOS晶体管和电容器组成的记忆电路
B:DRAM的存储元是一个触发器,它具有两个稳定的状态
C:电容器上的电荷量来体现所存储的信息
D:DRAM的读操作通常伴随着刷新操作
答案: 【】
3、多选题:
SRAM和DRAM的优点是( ),缺点是断电后不能保存信息。
选项:
A:价格低廉
B:可靠性高
C:非易失
D:体积小
答案: 【】
4、多选题:
下列( )属于并行存储器结构。
选项:
A:多模块交叉存储器
B:SRAM
C:DRAM
D:双端口存储器
答案: 【】
5、多选题:
下列关于cache的描述,( )是正确的。
选项:
A:指令cache与数据cache分设体系
B:cache是为了解决CPU和主存之间速度不匹配而采用的一项重要的硬件技术
C:cache已发展为多级cache体系
D:cache是一种高速缓冲存储器
答案: 【】
6、单选题:
存储器通常采用读/写互锁逻辑是指( )。
选项:
A:
先写后读
B:
先读后写
C:
读/写不能同时进行
D:
读/写能同时进行
答案: 【
】
7、单选题:
磁盘的每个记录块由( )组成。
选项:
A:
空白段、序标段、数据段、校验字段
B:头部空白段、序标段、数据段、校验字段
C:
序标段、数据段、校验字段
D:
空白段、数据段、校验字段
答案: 【
】
第四章 单元测试
1、单选题:
关于指令系统的性能要求,下列哪项描述是不正确的( )。
选项:
A:规整性包括指令系统的对称性、匀齐性、指令格式的一致性
B:完备性是指用汇编语言编写各种程序时,指令系统直接提供的指令足够使用,而不必用软件来实现
C:有效性是指利用该指令系统所编写的程序能够高效率地运行
D:指令系统应满足完备性、有效性、规整性、兼容性这四个方面的要求
答案: 【】
2、单选题:
下列关于指令字长度的描述哪项是正确的( )。
选项:
A:多字长指令的缺点是必须两次或多次访问内存以取出一整条指令,降低了CPU的运算速度,又占用了更多的存储空间
B:指令字长度与机器字长无关
C:等长指令字结构的缺点是指令译码存在难度,指令的控制较复杂
D:变长指令字结构的缺点是信息冗余大,占用存储空间多
答案: 【】
3、单选题:
下列关于指令助记符的描述不正确的是( )。
选项:
A:指令助记符转换成与它们相对应的二进制操作码,才能被计算机识别
B:指令助记符的命名不需要规则
C:指令助记符是为了便于书写和记忆而设定的、与机器指令一一对应的英文缩写码
D:在不同的计算机中,指令助记符的规定是不一样的
答案: 【】
4、单选题:
下列关于操作数基本寻址方式的描述中正确的是( )。
① 变址寻址的实现程序块的规律性变化
② 基址寻址的目的在于扩大寻址能力
③ 相对寻址的好处是程序员无须用指令的绝对地址编程
④ 相对寻址实质是间接寻址,基址寻址和变址寻址属于偏移寻址
⑤ 段寻址实质是变址寻址
选项:
A:①②③
B:①②③④
C:②③④⑤
D:①②③④⑤
答案: 【】
5、多选题:
RISC指令系统是目前计算机发展的主流,也是CISC指令系统的改进,它的最大特点是:( )。
选项:
A:指令条数少
B:指令长度固定
C:只有取数指令访问存储器,其余指令的操作均在寄存器之间进行
D:指令格式和寻址方式种类少
答案: 【】
第五章 单元测试
1、单选题:
下面哪一项是CPU的首要任务?
选项:
A:操作控制
B:指令控制
C:时间控制
D:数据加工
答案: 【】
2、单选题:
以下有关运算器的描述,( )是正确的。
选项:
A:只做加法运算
B:只做逻辑运算
C:只做算术运算
D:算术运算与逻辑运算
答案: 【】
3、单选题:
关于方框图语言,下面哪种说法错误?
选项:
A:菱形符号代表某种判别或测试
B:“~”代表公操作
C:一个方框代表一个CPU周期
D:一个判别或测试单独占用一个CPU周期
答案: 【】
4、多选题:
RISC CPU是继承CISC的成功技术,并在克服CISC机器缺点的基础上发展起来的。RISC机器的三个基本要素是:( )。
选项:
A:CPU配备大量的通用寄存器
B:强调指令流水线的优化
C:一个有限的简单指令集
D:开发的程序代码短
答案: 【】
5、多选题:
下列描述RISC机器和流水CPU的关系,( )是正确的。
选项:
A:RISC机器一定是流水CPU
B:奔腾CPU是流水CPU,奔腾机是CISC机器
C:流水CPU一定是RISC机器
D:流水CPU不一定是RISC机器
答案: 【】
6、单选题:
异步控制常用于( )作为其主要控制方式。
选项:
A:
微型机的CPU中
B:
硬布线控制器中
C:
在单总线结构计算机中访问主存与外围设备时作为其主要控制方式
D:
微程序控制器中
答案: 【
】
7、单选题:
比较水平型微指令和垂直型微指令,下列说法错误的是( )。
选项:
A:
由水平型微指令解释指令的微程序,有微指令字较短而微程序长的特点。
B:
水平型微指令执行一条指令的时间短,垂直型微指令执行时间长
C:
水平型微指令用户难以掌握,而垂直型微指令则比较容易
D:
水平型微指令并行能力强,效率高,灵活性强,垂直型微指令则较差
答案: 【
】
第六章 单元测试
1、单选题:
下列叙述中错误的是( )。
选项:
A:当代总线的趋势是标准总线,与结构、CPU、技术无关
B:当代总线中包含实现总线请求和总线授权的仲裁总线
C:早期总线相当于CPU芯片引脚的延伸和驱动能力的增强
D:当代总线CPU是总线上唯一的主控者
答案: 【】
2、单选题:
下列说法中错误的是的( )。
选项:
A:链式查询仲裁方式对电路故障很敏感
B:链式查询仲裁方式中,离中央仲裁器最近的设备具有最高优先级
C:集中式仲裁需要中央仲裁器,也称总线控制器
D:链式查询仲裁方式优先级控制灵活
答案: 【】
3、单选题:
关于同步定时方式,下列说法错误的是( )。
选项:
A:同步定时各设备采用统一的公共时钟
B:同步定时不需要统一的公共时钟
C:同步定时适用于各功能模块存取时间比较接近的情况
D:同步定时具有较高的传输频率
答案: 【】
4、多选题:
当代的总线标准大都能支持以下数据传送模式:( )。
选项:
A:写后读、读修改写操作
B:广播、广集操作
C:块传送操作
D:读/写操作
答案: 【】
5、多选题:
关于PCI总线的描述,下列( )是正确的。
选项:
A:PCI总线采用同步定时协议和集中式仲裁策略,并具有自动配置能力
B:PCI总线采用同步定时协议和分布式仲裁策略,并具有自动配置能力
C:PCI总线是当前实用的总线,是一个高带宽且与处理器无关的标准总线,又是重要的层次总线
D:PCI总线采用异步定时协议和集中式仲裁策略,并具有自动配置能力
答案: 【】
6、单选题:
下列不属于总线接口功能的是( )。
选项:
A:
程序中断
B:
传送
C:
溢出检验
D:控制
答案: 【
】
第七章 单元测试
1、多选题:
在计算机系统中,CPU对外围设备的管理方式有:( )。每种方式都需要硬件和软件结合起来进行。
选项:
A:通道方式
B:DMA方式
C:程序中断方式
D:程序查询方式
答案: 【】
2、多选题:
关于SCSI与IEEE1394接口的描述,( )是正确的。
选项:
A:串行I/O接口SCSI与并行I/O接口IEEE1394是两个最具权威性和发展前景的标准接口技术
B:SCSI是系统级接口,是处于主适配器和智能设备控制器之间的并行I/O接口,改进的SCSI可允许连接1~15台不同类型的高速外围设备
C:IEEE 1394与SCSI接口相比,它具有更高的数据传输速率和数据传送的实时性,具有更小的体积和连接的方便性
D:并行I/O接口SCSI与串行I/O接口IEEE1394是两个最具权威性和发展前景的标准接口技术
答案: 【】
3、多选题:
DMA方式采用以下三种方法:( )。
选项:
A:DMA与CPU交替访内
B:停止CPU访问主存
C:停止CPU访内
D:周期挪用
答案: 【】
4、多选题:
DMA控制器按其组成结构,分为( )两类。
选项:
A:物理型
B:多路型
C:逻辑型
D:选择型
答案: 【】
5、多选题:
通道有两种类型:( )。
选项:
A:选择通道
B:物理通道
C:虚拟通道
D:多路通道
答案: 【】
6、单选题:
在单级中断系统中,CPU一旦响应中断,则立即关闭( )标志,以防本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
选项:
A:
中断请求
B:
中断屏蔽
C:
中断允许
D:
中断保护
答案: 【
】
[:]
请先
!